中科計(jì)算技術(shù)西部研究院招聘簡(jiǎn)章
中科計(jì)算技術(shù)西部研究院招聘簡(jiǎn)章
中科計(jì)算技術(shù)西部研究院(以下簡(jiǎn)稱“西研院”)是中國(guó)科學(xué)院計(jì)算技術(shù)研究所與重慶兩江新區(qū)管理委員會(huì)利用國(guó)有資產(chǎn)聯(lián)合舉辦的高科技研發(fā)平臺(tái),是非營(yíng)利性事業(yè)單位,于2018年12月29日正式成立。西研院以重慶兩江新區(qū)為載體,依托中科院計(jì)算所在信息技術(shù)、人才等方面的優(yōu)勢(shì),重點(diǎn)圍繞兩江新區(qū)的產(chǎn)業(yè)發(fā)展需求,以人工智能、大數(shù)據(jù)技術(shù)基于產(chǎn)業(yè)的應(yīng)用研究作為切入點(diǎn),發(fā)展完善云計(jì)算、芯片、互聯(lián)網(wǎng)、人工智能等研究方向,打造我國(guó)西部地區(qū)具有引領(lǐng)示范作用的創(chuàng)新、開放的產(chǎn)業(yè)技術(shù)研發(fā)平臺(tái)。西研院將聚集和培養(yǎng)一批科學(xué)家從事與產(chǎn)業(yè)緊密結(jié)合的高等技術(shù)研究,形成國(guó)內(nèi)國(guó)際的品牌價(jià)值,打造計(jì)算技術(shù)深度融合的產(chǎn)業(yè)集群。 目前西研院的科研主要分為智能超算、生命信息科學(xué)、產(chǎn)業(yè)互聯(lián)網(wǎng)三個(gè)方向,分別建設(shè)有三個(gè)研究中心。其中智能超算中心專注于從底層芯片、超算整機(jī)結(jié)構(gòu)、操作系統(tǒng)、云平臺(tái),直到應(yīng)用接口的完整軟硬件協(xié)議棧的基礎(chǔ)研究;生命信息科學(xué)中心專注于生物樣本庫(kù)、醫(yī)學(xué)影像圖像、基因組學(xué)大數(shù)據(jù)等生命信息科學(xué)相關(guān)的大數(shù)據(jù)采集、數(shù)據(jù)分析平臺(tái),以及專用硬件平臺(tái)的研究與應(yīng)用;產(chǎn)業(yè)互聯(lián)網(wǎng)中心專注于面向產(chǎn)業(yè)鏈的信息融合和智能化技術(shù),包括區(qū)塊鏈、面向產(chǎn)業(yè)鏈的互聯(lián)網(wǎng)平臺(tái)、云和邊緣結(jié)合的智能控制架構(gòu)、智能化裝備等的研究與應(yīng)用?,F(xiàn)因研究院發(fā)展需要,招聘需求如下:
一、招聘崗位
(一)圖像算法工程師
招聘人數(shù):2人
薪資待遇:13-17K/月
任職要求:
1. 全日制本科(或以上)計(jì)算機(jī)相關(guān)專業(yè)畢業(yè);
2. 熟悉Pytorch或tensorFlow深度學(xué)習(xí)框架,掌握目標(biāo)檢測(cè)、圖像分割主流模型訓(xùn)練過(guò)程;
3. 具備tensorRT、NNIE、RKNN、OpenVino或其他硬件加速平臺(tái)任一種加速框架使用經(jīng)驗(yàn),具備較好的C/C++基本功;
4. 熟悉Linux基礎(chǔ)命令、Git、Cmake、Docker等軟件開發(fā)工具;
5. 有安防監(jiān)控、工業(yè)檢測(cè)等項(xiàng)目經(jīng)驗(yàn)者優(yōu)先考慮。
崗位職責(zé):
1. 參與院內(nèi)AI、邊緣計(jì)算產(chǎn)品及項(xiàng)目中算法設(shè)計(jì);
2. 使用深度學(xué)習(xí)框架完成主流模型訓(xùn)練、測(cè)試、部署;
3. 在X86服務(wù)器、ARM平臺(tái)完成模型加速推理;
4. 維護(hù)、升級(jí)現(xiàn)有院內(nèi)產(chǎn)品及項(xiàng)目中AI代碼;
5. 配合、參與院內(nèi)其他科研工作。
(二)服務(wù)器硬件工程師
招聘人數(shù):3人
薪資待遇:15-19K/月
任職要求:
1. 具備3年以上服務(wù)器硬件設(shè)計(jì)相關(guān)工作經(jīng)驗(yàn);
2. 電子工程設(shè)計(jì)專業(yè)本科及以上學(xué)歷;
3. 具備很強(qiáng)的解決疑難問題的能力;
4. 很強(qiáng)的責(zé)任心,良好的溝通和跨部門協(xié)調(diào)能力;
5. 具備良好的硬件設(shè)計(jì)理念;
6. 具備廣泛和深厚的電子技術(shù)背景知識(shí);
7. 有OAM服務(wù)器設(shè)計(jì)經(jīng)歷優(yōu)先。
崗位職責(zé):
1. 負(fù)責(zé)服務(wù)器硬件電路設(shè)計(jì)及技術(shù)創(chuàng)新;
2. 負(fù)責(zé)項(xiàng)目規(guī)格定義,架構(gòu),布局評(píng)估,設(shè)計(jì)審核;
3. 負(fù)責(zé)設(shè)計(jì)質(zhì)量,控制設(shè)計(jì)成本,零件數(shù)量;
4. 負(fù)責(zé)原理圖SCH繪制;
5. 項(xiàng)目進(jìn)度控制;
6. 保證設(shè)計(jì)質(zhì)量及產(chǎn)品準(zhǔn)時(shí)上市。
(三)FPGA研發(fā)工程師
招聘人數(shù):1人;
薪資待遇:11-17K/月;
任職要求:
1. 本科及以上學(xué)歷,計(jì)算機(jī)、通信、電子類相關(guān)專業(yè),熟悉計(jì)算機(jī)系統(tǒng)結(jié)構(gòu)和PCIe協(xié)議者優(yōu)先;
2. 具有1年以上FPGA設(shè)計(jì)經(jīng)驗(yàn),熟悉ALTERA、XILINX的FPGA及設(shè)計(jì)工具;
3. 熟悉verilog HDL硬件描述語(yǔ)言,熟悉FPGA設(shè)計(jì)及仿真驗(yàn)證流程;
4. 能夠獨(dú)立進(jìn)行FPGA需求分析、芯片評(píng)估、器件選型并完成FPGA系統(tǒng)設(shè)計(jì)、代碼設(shè)計(jì)、仿真和調(diào)試工作;
5. 對(duì)時(shí)序約束、區(qū)域約束等有豐富的經(jīng)驗(yàn),有完整項(xiàng)目經(jīng)驗(yàn)和豐富的FPGA板級(jí)調(diào)試經(jīng)驗(yàn),有高速IO接口設(shè)計(jì)經(jīng)驗(yàn)優(yōu)先;
6. 具有良好的理解能力及英語(yǔ)閱讀能力。
崗位職責(zé):
1. 參與項(xiàng)目的頂層設(shè)計(jì),制定項(xiàng)目開發(fā)方案,完成fpga整體設(shè)計(jì)文檔;
2. 完成功能劃分,根據(jù)要完成的功能,劃分成各個(gè)模塊,撰寫fpga設(shè)計(jì)文檔;
3. 完成各個(gè)模塊的代碼設(shè)計(jì)和仿真;
4. FPGA的資源及時(shí)序優(yōu)化;
5. 完成項(xiàng)目的整體仿真和調(diào)試,分析并解決開發(fā)過(guò)程中的問題。
(四)嵌入式軟件開發(fā)工程師
招聘人數(shù):1人;
薪資待遇:11-17K/月;
任職要求:
1. 電子、通訊、計(jì)算機(jī)等相關(guān)本科及以上學(xué)歷;
2. 3年以上嵌入式Linux設(shè)計(jì)經(jīng)驗(yàn)優(yōu)先,熟悉Linux內(nèi)核;
3. 熟悉STM32,ARM,等處理芯片及常用外設(shè)接口的設(shè)計(jì)及調(diào)試。
崗位職責(zé):
1. 根據(jù)產(chǎn)品需求對(duì)嵌入式軟件的需求分析;
2. 負(fù)責(zé)嵌入式軟件設(shè)計(jì)、開發(fā)、自測(cè)等工作;
3. 熟悉嵌入式軟件開發(fā)流程,能夠制定嵌入式軟件設(shè)計(jì),研發(fā),測(cè)試規(guī)則,能夠針對(duì)不同需求等級(jí)選擇合適的技術(shù)路線和開發(fā)方式;
4. 撰寫開發(fā)文檔,管理軟件版本;
5. 現(xiàn)場(chǎng)出差進(jìn)行測(cè)試。
(五)博士后
招聘人數(shù):1人;
薪資待遇:30萬(wàn)+/年;
任職要求:
1. 博士畢業(yè)2年以內(nèi),應(yīng)屆畢業(yè)生優(yōu)先;
2. 有牽頭申報(bào)科研課題的經(jīng)驗(yàn);
3. 有較強(qiáng)的工程經(jīng)驗(yàn)。
崗位職責(zé):
1. 參與健康人群數(shù)據(jù)開放共享平臺(tái)項(xiàng)目的建設(shè);
2. 基于人群隊(duì)列數(shù)據(jù)開展個(gè)性化健康管理相關(guān)研究。
二、報(bào)名方式
1、請(qǐng)關(guān)注“兩江新區(qū)直聘”微信公眾號(hào)并在后臺(tái)回復(fù)“西研院0215”即可獲取報(bào)名信息;
2、初審合格者電話或短信通知面試時(shí)間和地點(diǎn)。